コンテンツにスキップ

英文维基 | 中文维基 | 日文维基 | 草榴社区

利用者:加藤勝憲/クロック・ジェネレータ

クロック・ジェネレータの回路構成図。
ICS 952018AFチップと14.3MHz発振器(左端)をベースにしたデスクトップPC用クロック・ジェネレータ。
SilegoチップをベースにしたラップトップPC用クロック・ジェネレーター。

クロック・ジェネレーターは、回路動作の同期に使用するクロック信号を生成する電子発振回路である。出力されるクロック信号は、単純な対称矩形波から、より複雑なものまでさまざまである。すべてのクロック・ジェネレーターに共通する基本部品は、発振回路と増幅回路である。

発振回路は通常、水晶圧電発振器だが、より単純なタンク回路RC回路を使うこともある。

増幅回路は通常、発振器からの信号を反転させ、発振を維持するために一部を発振器にフィードバックする。

ジェネレーターは、基本信号を変更するための追加セクションを持つことができる。例えば、intel 8088プロセッサは2/3デューティ・サイクルのクロックを使用していたため、クロック・ジェネレーターには、生のオシレーターで一般的な50/50デューティ・サイクルに変換するロジックを組み込む必要があった。

このようなオプション・セクションには、分周器クロック逓倍器などがある。プログラマブル・クロック・ジェネレーターでは、分周器や逓倍器で使用する数を変更できるため、ハードウェアを変更することなく、さまざまな出力周波数を選択できる。

マザーボードのクロック・ジェネレーターは、CPUFSBGPURAMの速度を制御するために、コンピューター愛好家によってしばしば変更される。通常、プログラム可能なクロックジェネレーターは、起動時にBIOSによって選択された値に設定されるが、一部のシステムには動的周波数スケーリング英語版があり、クロック・ジェネレーターが頻繁に再プログラムされる。

タイミング信号発生器(TSGs)

[編集]

TSGは、サービスプロバイダー・ネットワーク全体で使用されるクロックであり、セントラル・オフィスのビルディング・インテグレーテッド・タイミング・サプライ(BITS)として頻繁に使用される。

デジタル電話交換システムおよび一部の伝送システム(SONET、RREX、LUBIなど)は、障害を防ぐために信頼性の高い高品質の同期(またはタイミング)に依存している。これを提供するために、ほとんどのサービスプロバイダは層階層に基づく局間同期分配ネットワークを使用し、局内同期のニーズを満たすためにBITSコンセプトを実装している。

TSGは、入力タイミング基準信号を受け取り、出力タイミング基準信号を生成するクロック装置である。入力基準信号はDS1信号またはコンポジット・クロック(CC)信号のいずれかであり、出力信号もDS1信号またはCC信号(またはその両方)である。TSGは以下の6つのコンポーネントで構成される。

  1. DS1またはCC入力信号を受け付ける入力タイミング・インターフェース。
  2. 出力タイミング分配コンポーネントが使用するタイミング信号を生成するタイミング生成コンポーネント。
  3. タイミング生成コンポーネントからのタイミング信号を利用して、複数のDS1およびCC出力信号を生成する出力タイミング分配コンポーネント。
  4. 入力信号のタイミング特性を監視するパフォーマンス・モニタリング(PM)コンポーネント。
  5. セントラルオフィス(CO)警報監視システムに接続する警報インターフェース。
  6. 現地の職人が使用し、遠隔地のオペレーション・システムと通信するためのオペレーション・インターフェース。

関連項目

[編集]

外部リンク

[編集]

[[Category:発振回路]] [[Category:クロック]]